您所在的位置是: 首页-电子器件百科-电容耐压值与电路设计
电路设计的好坏往往决定了这个电路工作的稳定性,电路设计差的话会在电路测试、重设计上花费大量时间,项目研发周期整体延长、消耗的研发经费上涨。因此为了节省项目的开发费用,我们需要有更好的电路设计,这其中关键的设计因素之一就是电路中电容的耐压值。
电容电极之间所能承受的瞬时电压峰值,即是电容的耐压值。当两极间的电压超过了其耐压值,其中的电介质会因电场过于强而产生电离的现象,电容会发生击穿烧坏。
通常为了安 全的考虑,即使同样设计规格的电容体质也会略有差异,其耐压值一般来说都是会有冗余比的,稍微超过一点仍在其击穿电压之内,还能正常工作,但一旦击穿之后,后果就非常严重了。实际使用过程中,我们需要对有极性的电容十分注意,不顾其极性反接的话也会造成损坏。
依照不同的电路及功能我们需要设计不同耐压值的电容,在功率电路、电源电路等靠近电源输入输出端引脚的地方,我们通常会设计加上滤波电容,以消 除电路中的特殊纹波来使电源更加稳定地工作,通常这个耐压值需要依照电源的峰值电压和输入电压来选择。
在芯片的供电引脚处,我们通常会设计加上去偶电容,避免在电源管脚有低频交流电进入芯片内部影响其正常工作,其耐压值为*电源电压的1.5倍左右。